스펙 · SK하이닉스 / 회로설계
Q. virtuoso를 실습할 수 있는 프로젝트를 해보고 싶습니다.
안녕하세요. 이번에 카이스트 본센터에서 열린 full-custom layout idec 교육을 통해 virtuoso 프로그램으로 간단한 layout 실습을 해보면서 생각보다 재밌고 할 만하다는 생각이 들었습니다. 하지만 당연하게도 겉핥기 식으로만 배운 것이기에 제대로 된 프로젝트는 못 한 상태인데요. 그래서 더 나아가 virtuoso 프로그램을 활용하여 mux, adder 등의 논리소자들의 설계와 이를 활용한 one chip 설계까지 실습하고 싶다는 욕심이 생겼습니다. 제가 알아본 바론 정부에서 지원하는 인천인력개발원 같은 곳에서 이런 프로젝트를 할 수 있다고 하는데 내년에 3학년으로 올라가는 저한테 맞는 수준인지가 궁금하였습니다. 현직자님 입장에선 아직 경험이 부족한 제 기준에선 좀 더 경험을 쌓고 프로젝트를 하는 것이 맞을까요. 혹은 저한테 맞는 virtuoso 툴을 사용해볼 수 있는 프로젝트 및 캠프 등이 있을까요? 필요한 이론은 신호와 시스템만 수강하지 않은 상태입니다.
2025.12.24
답변 3
프로답변러YTN코부사장 ∙ 채택률 86%채택된 답변
멘티님, 지금 학부 3학년 올라가는 수준에서 mux·adder 설계하고 one chip까지 가보고 싶다면 “조금 빠르지만 시도해볼 만한 타이밍”이라서, 내년쯤 IDEC/인력개발원 교육이나 프로젝트 과정에 들어가는 쪽을 추천하는 게 맞습니다. 인천인력개발원·인력개발원 계열 과정이나 IDEC 본센터/지부 교육에서는 Virtuoso로 게이트 레벨 셀(NAND, NOR, MUX, adder 등)을 schematic~layout까지 만들고 DRC/LVS, 간단한 원칩 구성까지 실습하는 커리큘럼이 실제로 열리고 있고, 수강 대상도 학부 후반~석사 초반으로 잡는 경우가 많아서 멘티님 수준이면 ‘조금 빡세지만 따라갈 수 있는’ 정도입니다. 다만 이런 과정은 회로이론·디지털논리·반도체소자/전기전자기초 정도는 알고 있다는 걸 전제로 진행되니, 내년까지는 학교에서 디지털논리·전자회로·신호와 시스템(가능하면) 정도를 채워 두고, 병행해서 IDEC 온라인 VOD나 학교/IDEC에서 여는 단기 Virtuoso 강의(Analog IC 설계, Full-Custom IC Design 등)를 추가로 듣고 나서 본격 프로젝트 과정(인력개발원, 방학 집중 교육, 학부 연구생 프로젝트 등)에 들어가는 로드맵이 가장 안전합니다. 채택부탁드리며 파이팅입니다!
- 하하이닉스엘디플SK하이닉스코과장 ∙ 채택률 53% ∙일치회사
안녕하세요~! 수준 모자란건 일단 하다보면 올라오게 되어있습니다. 하고싶으시면 해보는거 추천드립니다.
회로설계 멘토 삼코치삼성전자코부사장 ∙ 채택률 81%안녕하세요, 회로설계 멘토 삼코치 입니다:) 질문자분께서 성균관대학교 전자전기공학부에서 공부 중이시고, KAIST IDEC의 full-custom layout 교육을 통해 Virtuoso를 실습해보셨다는 점은, 매우 좋은 시작점이라 말씀드릴 수 있습니다. 특히 간단한 실습이 재미있고 할 만하다고 느끼셨다면, 이미 회로설계에 필요한 흥미와 감각을 갖고 계신 거라 볼 수 있습니다. 질문자분께서 언급하신 “MUX, Adder 등의 논리소자 설계”를 통해 one-chip까지 확장해보고 싶다는 목표는, 학부 3학년 진학 전후 기준으로 봤을 때 충분히 도전 가능한 수준입니다. 다만, 프로젝트 난이도는 실제 구현 방식(트랜지스터 레벨 설계인지, RTL 설계 기반인지), 사용 툴의 범위, 검증 수준 등에 따라 매우 달라질 수 있습니다. 경험이 부족하다는 점은 실제로 맞는 이야기이지만, 그 자체가 프로젝트 도전의 장애물이 되진 않습니다. 현재 질문자분 수준에 적합하면서도 Virtuoso 기반 실습에 적합한 프로젝트를 다음과 같이 추천드립니다. 먼저, 4:1 MUX 트랜지스터 레벨 설계 및 layout 작성 프로젝트를 추천드립니다. 해당 회로는 구조가 단순하면서도 스위칭 특성을 이해하고 NMOS/PMOS 구성에 대한 기초를 탄탄히 다지기에 좋습니다. DRC, LVS, PEX, post-layout simulation까지 전체 flow를 경험하는 데 적합합니다. 다음으로, 1-bit Full Adder 회로 설계 및 layout을 진행해 보시면 좋습니다. 이후에는 이를 4-bit ripple carry adder로 확장해보는 것도 가능합니다. Full Adder는 기본적인 Digital Building Block이지만, Delay Path 분석이나 sizing 최적화 같은 전형적인 custom 설계 이슈들을 학습하기에 아주 좋습니다. 또 하나 추천드리는 건 Ring Oscillator + Frequency Divider 프로젝트입니다. 간단한 구조지만, layout 이후 parasitic이 주파수 특성에 어떻게 영향을 주는지를 직접 경험해볼 수 있어, post-layout simulation에 익숙해지기에 적합합니다. 이런 소자 단위 설계들을 묶어서 마지막엔 소규모 One-Chip System을 구성해보는 것도 가능합니다. 예를 들어, MUX + Adder + Control Logic을 묶어 간단한 계산기를 만들고, 이를 layout 상에서 하나의 블록으로 통합하는 작업까지 경험할 수 있습니다. 이 과정은 단순 구현이 아니라, hierarchical design, floorplanning, IO pin 배치, block-level LVS 등 좀 더 시스템적인 관점을 기르기에 좋습니다. 캠프나 교육 프로그램으로는, IDEC의 겨울방학 설계 캠프 혹은 전자부품연구원(KETI), ETRI, 한국반도체디스플레이기술학회 등에서 운영하는 단기 실습 프로그램을 찾아보시면 좋습니다. 특히 IDEC은 대학생을 대상으로 한 Virtuoso 기반 실습과정을 매년 열며, 적절한 수준의 회로부터 시작해 설계 전체 흐름을 경험할 수 있는 기회를 제공합니다. 또한 질문자분이 언급한 인천인력개발원도 실습 중심의 커리큘럼이 잘 갖춰져 있지만, 비교적 장기 과정이 많고 이론적인 기반보다는 실무 중심의 반복 훈련 위주라는 점에서 접근 방식이 조금 다를 수 있습니다. “신호 및 시스템”은 아날로그 회로나 필터, PLL, ADC 등과 연계될 경우 꼭 필요한 기반 지식이지만, 디지털 커스텀 설계만으로 한정할 경우 필수는 아닙니다. 하지만 추후 진로가 아날로그 및 mixed-signal 설계로 확장될 수 있으니, 가급적 조기에 수강하시길 추천드립니다. 지금처럼 호기심과 동기가 뚜렷할 때 직접 회로를 설계하고, layout하고, 시뮬레이션까지 경험해보는 것이 향후 취업이나 대학원 진학 시에도 큰 자산이 됩니다. 더 자세한 회로설계 컨텐츠를 원하신다면 아래 링크 확인해주세요 :) https://linktr.ee/circuit_mentor
함께 읽은 질문
Q. 회로설계 커리어
안녕하세요, 회로설계로 석사졸업을하고 반도체 대기업 지원중입니다. 회로설계 엔지니어 분들께 여쭙고싶습니다. 레이아웃팀에 배치되면 일은 많지만 커리어상에 딱히 도움이 안된다는 얘기를 들었는데요 스케매틱 vs 레이아웃팀+더많은 성과급을 선택한다면 무엇을 선택하실 것 같나요? 레이아웃 팀에 배치되면 커리어에 정말 도움이 안되나요? 장기적으로 커리어가 좀 꼬여서 이직할 능력이 없어지는 게 큰 약점이 된다고 느껴지시나요? 직무가 선택가능하다는 가정하에 답변해주시면 감사하겠습니다.
Q. 전자공학과 졸업 후 RTL 설계를 계속 준비하는 게 맞을지, 임베디드/시스템 SW로도 넓혀야 할지 고민입니다
안녕하세요. 전자공학과 졸업 후 신입 직무를 준비하고 있는 취준생입니다. 현재는 RTL/FPGA/검증 계열 직무를 중심으로 지원하고 있는데, 계속 RTL 한 방향으로 준비하는 것이 맞는지, 아니면 임베디드/시스템 SW 같은 인접한 저수준 SW 직무까지 확장하는 것이 현실적인지 고민하고 있습니다. 현직자분들께 아래 3가지를 여쭙고 싶습니다. 제 배경이면 신입 기준에서 RTL 설계를 계속 메인으로 준비하는 것이 현실적인 편인지 궁금합니다. RTL 지원자 기준에서 가장 보완이 시급한 부분이 무엇인지 궁금합니다. 예를 들면 프로젝트 고도화, 검증 역량, FPGA 실물 결과, 코딩테스트, 포트폴리오 정리 중 무엇이 더 중요한지 알고 싶습니다. RTL 외에 확장한다면, 가장 자연스럽게 연결되는 직무가 임베디드 SW / 시스템 SW / 검증 중 어디인지 현업 기준으로 듣고 싶습니다.
Q. 반도체 회로설계 검증(DV)직무에 대해 알고 싶습니다
안녕하세요 저는 현재 중소기업에 취직한 상태입니다. 부서는 dv 직무를 배정받았습니다. 결과적으로는 삼성, sk 와 같은 대기업을 가고 싶은 상황인데 dv직무를 하며 경력을 쌓아 이직하는게 나은지 아니면 현재 회사를 그만두고 다른 회로 설계 직무를 할수 있는 회사에 들어가는게 나은지 궁금합니다 현재 규모가 작은 중소기업이다 보니 회로 설계 직무자보다 제가 속한 dv 엔지니어가 압도적으로 적은 상태입니다 이런 상황에서 제가 제대로 성장할수 있을지도 잘 모르겠습니다 또한 dv엔지니어가 설계엔지니어보다 더 많이 뽑고 수요도 높다고 들었는데 이게 사실인지와 대기업 중견에서도 dv엔지니어에 대한 수요가 높은지 궁금합니다
궁금증이 남았나요?
빠르게 질문하세요.

